Please use this identifier to cite or link to this item: http://repositorio.ugto.mx/handle/20.500.12059/3032
Title: Diseño de una arquitectura en FPGA para algoritmo demosaicing mediante interpolación bilineal
Authors: MIGUEL ANGEL VALDES OCHOA
Authors' IDs: info:eu-repo/dai/mx/cvu/819337
Abstract: La mayoría de las cámaras digitales usan un solo lente para captar toda la escena y para poder obtener una imagen a color es necesario que dicha escena llegue a un arreglo de sensores llamado Mosaico de Bayer, donde cada sensor filtra una longitud de onda específica (RGB). En este trabajo se propone una arquitectura en FPGA para reconstruir la imagen de una cámara digital,utilizando la interpolación bilineal como algoritmo demosaicing, obteniendo como resultado las tres matrices de color,consumiendo menos del 1% de los recursos y con un procesamiento superior al tiempo real alcanzando los 200 cuadros por segundo (fps)para una imagen VGA
Issue Date: 2015
Publisher: Universidad de Guanajuato
License: http://creativecommons.org/licenses/by-nc-nd/4.0
URI: http://repositorio.ugto.mx/handle/20.500.12059/3032
Language: spa
Appears in Collections:Revista Jóvenes en la Ciencia



Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.